2014年5月12日至13日,由華芯承擔的國家核高基重大專項“嵌入式存儲器IP核開發(fā)及應(yīng)用”課題驗收會在西安隆重召開。
驗收會現(xiàn)場
會議由核高基重大專項實施管理辦公室張景波處長主持,浙江大學集成電路與基礎(chǔ)軟件研究院嚴曉浪院長擔任專家組組長,總共15位技術(shù)和財務(wù)專家組成專家組。課題責任專家李云崗、核高基實施管理辦公室衣豐濤處長、陜西省工信廳高翔處長和西安市工業(yè)和信息化委員會薛鐵英處長等領(lǐng)導出席本次驗收會議。華芯總裁兼CEO、西安華芯董事長高傳貴,華芯高級副總裁、西安華芯總經(jīng)理、課題負責人任奇?zhèn)ヒ约奥?lián)合單位負責人及課題管理辦公室相關(guān)人員參加驗收會議。

測試檢查組專家聽取了課題完成情況報告、第三方測試評價報告、應(yīng)用報告,審查了課題組提交的資料文檔,查看了測試演示和產(chǎn)品成果展示。任務(wù)驗收組和財務(wù)驗收組分別對任務(wù)和財務(wù)執(zhí)行情況進行了嚴格審查,經(jīng)過專家組詢問、討論,一致同意課題通過驗收。專家組充分肯定了華芯近年來的發(fā)展,對華芯在存儲器領(lǐng)域的技術(shù)創(chuàng)新給予高度評價,對課題良好的管理組織工作也給予了高度肯定。至此經(jīng)過歷時兩年半時間的不懈努力,課題任務(wù)圓滿完成。
嵌入式存儲器SRAM IP核是數(shù)字邏輯集成電路的核心模塊之一,有著巨大的市場需求。本課題采用中芯國際65nm、55nm和40nm低漏電邏輯工藝研發(fā)了單口同步SRAM IP核。研發(fā)的SRAM編譯器支持位寬2~64bit,深度512~512K字,具有內(nèi)建自測試、自修復(fù)、冗余技術(shù)、功耗控制、數(shù)字水印等可配置功能,可生成SRAM IP相關(guān)的仿真模型、版圖和設(shè)計文檔,具有圖形化界面,支持Windows、Unix和Linux等多種運行平臺和主流EDA環(huán)境,并完成了在SoC芯片中的應(yīng)用驗證。經(jīng)過第三方評測,本課題完成了任務(wù)合同書規(guī)定的研究內(nèi)容,技術(shù)成果達到了規(guī)定的考核指標。
課題執(zhí)行期間,課題組完成了SRAM IP核的低功耗、高密度、高可靠單元以及內(nèi)建自測試、自修復(fù)等關(guān)鍵技術(shù)研究,申請了發(fā)明專利21項(其中: 國際發(fā)明專利2項, 國內(nèi)發(fā)明專利19項),發(fā)表了論文14篇,并建立了一支從事SRAM IP核技術(shù)創(chuàng)新、產(chǎn)品研發(fā)和支持服務(wù)團隊。
專家組現(xiàn)場查驗課題成果
專家組現(xiàn)場查驗課題成果
華芯致力于為客戶提供完整的存儲系統(tǒng)解決方案,包括嵌入式靜態(tài)隨機存儲器SRAM, DDR PHY/MC 及片外DRAM芯片完整的存儲系統(tǒng)優(yōu)化設(shè)計及支持。通過本課題的實施,目前華芯已經(jīng)能夠為客戶提供基于中芯國際65nm、55nm和40nm三代工藝的SRAM IP核及其編譯器,并能夠根據(jù)客戶的需求開展SRAM IP核的定制化設(shè)計服務(wù)。